Гибридный куб памяти (HMC): что это такое и как его подключить к FPGA
Комментарии (2)
18 июля 2017 в 16:31
0↑
↓
О, отлично. Давно пора выбросить параллельную шину, а контроллер памяти интегрировать непосредственно в саму память.
Не совсем понятно зачем выбрали такую систему адресации. 34 бита, 6 из которых игнорируются. И неясно зачем заморачиваться с Banks и Vaults. Внутри всё равно есть контроллер, который может пересчитать логический адрес в адресное пространство чипов памяти. При гранулярности в 16 байт, используя 32-х битный логический адрес можно было адресовать 512Гб на чип. Думаю, этого более чем достаточно.
Не знаете, почему было принято именно такое решение для способа адресации?18 июля 2017 в 17:46
0↑
↓
Интересно сравнить латентность памяти с классической.